基础工程设计(论文)说明书
题 目: 分频系数可调的分频器 院 (系): 电子工程与自动化学院 专 业: 光电信息工程 学生姓名: *** 学 号: ********** 指导教师: ***
2013年9月13日
1
桂林电子科技大学基础工程设计论文
目 录
引言 …………………………………………………………………1 1 设计任务和要求 …………………………………………………1
1.1 设计要求 ……………………………………………………………………1 1.2 设计思想和原理 ……………………………………………………………1
2 系统方案 …………………………………………………………1
2.1 方案论证与选择 ……………………………………………………………1
3 系统框图 …………………………………………………………1 4 硬件设计 …………………………………………………………2
4.1 计数器的分频部分 …………………………………………………………2 4.2 反馈电路部分 ………………………………………………………………2 4.3 后级信号处理 ………………………………………………………………3 4.4 显示分频系数部分 …………………………………………………………3
5 系统调试及测定 …………………………………………………3
5.1 硬件调试方法及过程 ………………………………………………………3 5.1.1 调试仪器 …………………………………………………………………3 5.1.2 调试过程 …………………………………………………………………3 5.2 调试及评定 …………………………………………………………………4 5.2.1 系统的调试 ………………………………………………………………4 5.2.2 仿真理论值 ………………………………………………………………4
6 实际结果测量及分析 ……………………………………………5 7 结论 ………………………………………………………………6
谢辞 …………………………………………………………………7 参考文献 ……………………………………………………………8 附录 …………………………………………………………………9 附录一 电路原理图 ………………………………………………9 附录二 设计PCB图 ………………………………………………10 附录三 元件清单……………………………………………………11
2
桂林电子科技大学基础工程设计论文
分频系数可调的分频器
引言:
分频器是数字系统设计中的一种基本电路。通常用于对某个给定的频率进行分频,以得到我们所需要的频率。根据不同设计的需要,我们会遇到偶数分频、奇数分频、半整数分频等,有时要求等占空比,有时要求非等占空比。在同一个设计中有时要求多种形式的分频。由计数器或计数器的级联构成各种形式的偶数分频及非等占空比的奇数分频,实现较为简单。在本课题中要求的是可调系数的分频器,我们可以实现可调的偶数分频系数的非等占空比的分频器,较为简单实用。采用计数器和门电路即可实现课题的要求。
1 设计任务和要求
1.1 设计要求
1) 分频系数在一定范围可调; 2) 拟定分频器的组成框图; 3) 画出分频器的整机逻辑电路图;
4) 设计并安装各单元电路,要求PCB布线整齐、美观,便于调试。
1.2 设计思想和原理:
通过计数器计数脉冲的个数,设置计数器的进制,从而产生计数脉冲,然后计数脉冲通过D触发器的二分频整形输出,形成稳定的方波输出。即可分频出我们所需要的频率的信号。
2 系统方案
本系统主要由计数模块、反馈模块、后级处理模块以及显示模块组成。下面论证计数模块。
2.1 方案论证与选择
方案一:采用异步十进制计数器74LS192,运用异步加法反馈清零法计数分频。加法反馈清零可以实现清楚明了的计数分频,可以通过输出端直接设计拨码开关即可实现可调的分频系数。
方案二:采用异步十进制计数器74LS192,运用异步加法置数法计数分频。加法置数计算比较繁琐,操作不方便,而且计数分频时容易发生跳变。不宜选择分频。
综合考虑,故选择方案一,比较方便设计。
3系统框图:
3
桂林电子科技大学基础工程设计论文
74LS573锁存显示数据 数码管显示分频系数 74LS48译码 拨码开关设置分频系数 门电路设置反馈电路 信号输入 74LS192计数 D触发器二分频整分频信号输出
4 硬件设计
4.1 计数器的分频部分
通过拨码开关实现分频系数的可调,采用与非门进行对计数器的进制调整,并且高电平对与非门来说是开门信号,则4个输入端接一个上拉电阻,起到高电平的作用。由于74LS192的清零端异步清零的,MR 低电平是正常计数,高电平时是清零。则需要将最终计数的信号进行取反,方可清零重新计数。如图1
图1
4.2 反馈电路部分
由于是两片74LS192进行级联的,则需要低位的计数芯片的进位输出需要接到高位的时钟信号的输入,才能实现更大的分频系数的调节。并且级联需要两片192能够同时清零才能实现分频信号的输出,则需要一个与门来实现同时清零的效果。整数的是十分频也是需要满足与门的关系,只需要将低位的进位信号和级联信号相与即可。如图2
4
桂林电子科技大学基础工程设计论文
图2
4.3 后级信号处理
反馈清零输出的信号为一个窄脉冲(一个门的开启的时间),很短暂,我们使用一般的示波器观察是很难检测到的。综合考虑,牺牲奇数分频系数部分,获取可观测的分频信号。通过D触发器实现该功能,输出的清零信号中,每来一个上升沿D触发器就会自动的跳变取反一次,直到下一个上升沿的到来,才改变他的输出电平。如图3
图3
4.4 显示分频系数部分
由于计数器的输出信号为二进制代码,则需要进行译码方可用数码管显示,但计数
的过程中是动态的,而且随着输入信号的频率越高显示时越模糊,只能看到两个“88”。那么需要采用锁存器74HC573将显示数据的锁存,显示当前的分频系数。如图4
图4
5 系统调试及测定
5.1 硬件调试方法及过程 5.1.1 调试仪器
函数/任意波形发生器 1台 数字示波器 1台 数字万用表 1个 5.1.2 调试过程
(1)首先观察电路有无断点或可疑点,若有则用电烙铁进行焊接。 (2)用万用表测试所有线路,确保都为正常电路;
5
桂林电子科技大学基础工程设计论文
(3)由于本系统使用的是数字计数器,无需调零等,所以电路连线检查和电源线路正确后,即完成硬件调试。
5.2 调试及评定 5.2.1 系统的调试
系统硬件电路及软件平台完成时,必须对系统进行测定。由于理论与实践有一定差
距,在实际实验中理论值仅能作为一个参考。将信号源接入本系统中,调节输入信号为方波,峰峰值5Vpp,直流偏置2Vdc。调节分频系数,通过调节拨码开关对应的二进制数的2倍即为分频系数。如调节低位的拨码开关二进制数值为1001,高位拨码开关二进制数值为0010,则组合的分频系数为29*2=58分频。(注意本系统只能对偶数分频,且分频系数的范围是2~198偶数分频。如果超出此范围是不能分频的,并且74LS192的最大能分辨的频率30MHz。) 5.2.2 仿真理论值
使用仿真软件Multisim进行仿真,仿真结果如下:
输入信号为1KHz,拨码开关对应的分频系数为40分频,仿真结果分频周期为39.96ms,即25Hz。如图5
图5
输入信号为25KHz,拨码开关对应的分频系数为50分频,仿真结果分频周期为2.000ms,即500Hz。如图6
图6
输入信号为70KHz,拨码开关对应的分频系数为70分频,仿真结果分频周期为1.000ms,即1000Hz。如图7
6
桂林电子科技大学基础工程设计论文
图7
输入信号为150KHz,拨码开关对应的分频系数为150分频,仿真结果分频周期为1.000ms,即1000Hz。如图8
图8
由上面的仿真结果可以得知:该方案是可行的。而且分频系数是可以调节的,并且输出的方波也是比较稳定的,等占空比的。
6 实际结果测量及分析
如表1 输入信号/Hz 拨码开关拨码开关理论值/Hz 实际值/Hz 对应的数对应的分值 1000 1800 6000 7000 45000 90000 180000 1500000
误差/ % 频系数 5 9 15 35 75 50 90 60 10 18 30 70 150 100 180 120 100 100 200 100 300 900 1000 12500 7
100 100 200 100 300 900 999 12498 0.000% 0.000% 0.000% 0.000% 0.000% 0.000% 0.100% 0.010% 桂林电子科技大学基础工程设计论文
2000000 24000000 40 24 80 48 表1
由上表可知:本系统的可调分频系数的分频器是可行的。分频出来的信号也是比较稳定的,其误差是比较小的,精度也是比较高的。该误差产生的原因:一方面来自信号源的误差,信号源的输出没有加同轴电缆进行对信号的保护,导致一部分高频信号的失真,并且容易受到外界的信号干扰。另一方面是本系统中的各个芯片的兼容性不能够完全匹配吻合,频率越高其各个芯片之间会有一定的干扰,处理速度跟不上等。
25000 500000 24995 4999 0.020% 0.002% 7 结论
通过本系统的测试可知:可调分频系数范围是2~198偶数分频,输出的波形为等占
空比的方波。
调试过程中遇到的问题有:示波器检测不到输出分频信号,解决方案是在输出信号加一个D触发器对输出波形整形和分频,输出稳定的方波,但使用D触发器后会牺牲奇数分频系数,则最后分频出来的信号只有偶数分频系数。显示部分对高频信号分辨率不清晰。解决方案采用锁存器对显示信号进行锁存,通过拨码开关对显示分频系数进行调整,保留其显示数据。
本系统需要改进的地方有:显示部分应该使用的是静态显示,而不是动态扫描的形式;可调分频系数可以增加奇数分频。
通过本次实验的设计和验证,本系统的可调分频系数的分频器的设计方案是可行的,输出的波形也比较稳定。使得系统成为一款使用简便、便携式的廉价的可调分频系数的分频器。采用了多种方法减小测量误差,用数码管显示测量结果,测量精度高,显示直观。使系统具有功能强,性能可靠的特点。
8
桂林电子科技大学基础工程设计论文
谢 辞
在这里我要衷心的感谢彭智勇老师在繁忙的工作和学习中抽时间对我进行指导和帮助。他在我的整个课程设计设计过程中,在硬件硬件方面给我很多有意义的启迪。在系统设计方面和调试电路提出了许多建议。通过这段时间的课程设计制作使我从系统方案论证,硬件电路设计,以及硬软件调试等各个方面都积累了不少经验,这将是我以后工作和学习的宝贵财富;同时还要感谢很多帮助过我的同学们,他们不仅给予了我很多好的建议,帮助我解决了设计中遇到的问题,而且通过交流,更是获得了多角度的思考问题的启迪,可以说没有老师的指导和同学的帮助也就没有我今天的作品。
9
桂林电子科技大学基础工程设计论文
参考文献:
[1] 阎石.数字电子技术基础,北京:高等教育出版社,2006.5
[2] 华成英,童诗白.模拟电子技术基础,北京:高等教育出版社,2006.5 [3] 周巍,黄雄华.数字逻辑电路,成都:电子科技大学出版社,2007.8
10
附录一:电路原理图
桂林电子科技大学基础工程设计论文
附 录
11
桂林电子科技大学基础工程设计论文 附录二:设计PCB图
12
桂林电子科技大学基础工程设计论文
附录三:元件清单 Comment Footprint Quantity LED LED5MM 1 CON2 FLY2 1 Header 2 HDR1X2 7 电阻5K 0805 9 电阻10K AXIAL-0.4 2 4位拨码开关 DIP-8 2 自锁开关 SW-3 1 轻触按键 SW-5 1 2位拨码开关 DIP-4 1 共阴数码管 LED 2 74LS48 DIP-16 2 74LS20 DIP-14 1 SN74LS192DIP-16 2 N 74LS04 DIP-14 1 SN74LS00N DIP-14 1 M74HC573BDIP-20 2 1R M74HC74B1DIP-14 1 R
13
因篇幅问题不能全部显示,请点此查看更多更全内容
Copyright © 2019- pqdy.cn 版权所有 赣ICP备2024042791号-6
违法及侵权请联系:TEL:199 1889 7713 E-MAIL:2724546146@qq.com
本站由北京市万商天勤律师事务所王兴未律师提供法律服务